分别用JK触发器和D触发器设计一个同步七进制的加法计数器(给下过程,谢谢) 用JK触发器和附加门电路设计一个七进制加法计数器,要解题的详...

如何用jk触发器和门电路设计一个按自然态序进行计数的七进制同步加法计数器~

答案如下如所示:


扩展资料:
同步计数器指的是被测量累计值,其特点是大大提高了计数器工作频率,相对应的是异步计数器。 对于同步计数器,由于时钟脉冲同时作用于各个触发器,克服了异步触发器所遇到的触发器逐级延迟问题
于是大大提高了计数器工作频率,各级触发器输出相差小,译码时能避免出现尖峰;但是如果同步计数器级数增加,就会使得计数脉冲的负载加重。
计数器主要由触发器构成。若按触发器 的翻转的次序来分类,可以把计数器分为同 步式和异步式。在同步计数器中,当计数脉 冲输入时所有触发器是同时翻转的;
而在异 步计数器中,各级触发器则不是同时翻转 的。若按计数过程中计数器中数字的增减来 分类,可以分为加法计数器,减法计数器和 可逆计数器(亦称加减计数器)。
加法计数器 是随着计数脉冲的不断输入而递增计数的; 减法计数器是随着计数脉冲的不断输入而递 减计数的;可增可减的称可逆计数器。
参考资料来源:百度百科-同步计算器

用JK触发器和附加门电路设计一个七进制加法计数器的总体步骤为:
①画出计数器的状态转换图。②根据状态图得出JK各个状态变量的逻辑值。③将JK的逻辑状态代入卡诺图进行化简,得出JK表达式。④根据JK表达式,画出计数器的原理图。⑤仿真验证计数器的输出。
以下为详细分解:
①②步骤比较直观状态图如下。计数器需要3个JK触发器,标记为JK1/JK2/JK3.

步骤③卡诺图化简以J2为例,其他的值类似,J2的卡诺图为:

也即J2=BC=Q1Q0,所以简单的与门即可实现。
步骤④的电路原理图为:

步骤⑤的仿真验证计数器的输出为:(LED输出0~6并重复)

视频演示了仿真结果验证:
http://v.youku.com/v_show/id_XMjY2MDQ1MTcyMA==.html

可以3个JK触发器构成3级二进制计数器,并利用反馈复位法跳过状态(111)构成7进制计数器。

触发器按功能可分为RS触发器,JK触发器,D触发器和T触发器等;按电路的触发方式可分为主—从触发器和边沿触发器(包括上升边沿触发器和下降边沿触发器)两大类。目前我国生产的TTL集成触发器主要有边沿D触发器,边沿JK触发器与主—从JK触发器等。

扩展资料:

JK触发器和触发器中最基本的RS触发器结构相似,其区别在于,RS触发器不允许R与S同时为1,而JK触发器允许J与K同时为1。当J与K同时变为1的同时,输出的值状态会反转。也就是说,原来是0的话,变成1;原来是1的话,变成0。

主从JK 触发器是在主从RS触发器的基础上组成的,在主从RS触发器的R端和S端分别增加一个两输入端的与门G11和G10,将Q端和输入端经与门输出为原S端,输入端称为J端,将Q端与输入端经与门输出为原R端,输入端称为K端。

参考资料来源:百度百科-JK触发器



减法器:两个JK触发器都要用,所有的J、K、还有SD、RD全接1,cp1输入1HZ信号,Q1非接CP2即可

相关评论:


上一篇:
下一篇: